基于FPGA的多級(jí)CIC濾波器如何實(shí)現(xiàn)四倍抽取一

基于FPGA的多級(jí)CIC濾波器如何實(shí)現(xiàn)四倍抽取一,很多新手對(duì)此不是很清楚,為了幫助大家解決這個(gè)難題,下面小編將為大家詳細(xì)講解,有這方面需求的人可以來學(xué)習(xí)下,希望你能有所收獲。

創(chuàng)新互聯(lián)公司專業(yè)為企業(yè)提供西夏網(wǎng)站建設(shè)、西夏做網(wǎng)站、西夏網(wǎng)站設(shè)計(jì)、西夏網(wǎng)站制作等企業(yè)網(wǎng)站建設(shè)、網(wǎng)頁設(shè)計(jì)與制作、西夏企業(yè)網(wǎng)站模板建站服務(wù),十余年西夏做網(wǎng)站經(jīng)驗(yàn),不只是建網(wǎng)站,更提供有價(jià)值的思路和整體網(wǎng)絡(luò)服務(wù)。

   在實(shí)現(xiàn)多級(jí)CIC濾波器前我們先來了解滑動(dòng)平均濾波器、微分器、積分器以及梳狀濾波器原理。CIC濾波器在通信信號(hào)處理中有著重要的應(yīng)用。

1滑動(dòng)平均濾波器

基于FPGA的多級(jí)CIC濾波器如何實(shí)現(xiàn)四倍抽取一

圖1 8權(quán)值滑動(dòng)平均濾波器結(jié)構(gòu)

滑動(dòng)平均濾波器(Moving Average Filter)的所有權(quán)值系數(shù)均為1,實(shí)現(xiàn)對(duì)信號(hào)的平滑作用,具有低通特性。

Matlab :

close all

clear all

clc

%set system parameter

fs = 1000;    %The frequency of the local oscillator signal

Fs = 44100;   %sampling frequency

N =  24;         %Quantitative bits

L = 8192;

%Generating an input signal

t =0:1/Fs:(1/Fs)*(L-1);          %Generating the time series of sampling frequencies

sc =sin(2*pi*fs*t);        %a sinusoidal input signal that produces a random starting phase

%滑動(dòng)平均濾波器

b =[1,1,1,1,1,1,1,1];

a =1;

sf=filter(b,a,sc).*(1/8);

基于FPGA的多級(jí)CIC濾波器如何實(shí)現(xiàn)四倍抽取一

圖2 滑動(dòng)平均濾波器的幅頻特征

2 微分器

基于FPGA的多級(jí)CIC濾波器如何實(shí)現(xiàn)四倍抽取一 

圖3 微分器結(jié)構(gòu)

微分器有1和-1兩個(gè)權(quán)值系數(shù)的濾波器,該濾波器具有簡單的高通幅頻響應(yīng)特性。

y(k) = x(k)-x(k-1)

Matlab :

close all

clear all

clc

%set system parameter

fs = 1000;    %The frequency of the local oscillator signal

Fs = 44100;   %sampling frequency

N =  24;         %Quantitative bits

L = 8192;

%Generating an input signal

t =0:1/Fs:(1/Fs)*(L-1);          %Generating the time series of sampling frequencies

sc =sin(2*pi*fs*t);        %a sinusoidal input signal that produces a random starting phase

%微分濾波器

b =[1,-1];

a =1;

sf=filter(b,a,sc);

基于FPGA的多級(jí)CIC濾波器如何實(shí)現(xiàn)四倍抽取一

圖4 微分器幅頻響應(yīng)特征

3 積分器

基于FPGA的多級(jí)CIC濾波器如何實(shí)現(xiàn)四倍抽取一

 

圖5 數(shù)字積分器結(jié)構(gòu)

數(shù)字積分器是只有一個(gè)系數(shù)的IIR濾波器該濾波器具有低通的濾波器的幅頻響應(yīng)特性。

q(k)=p(k) +q(k-1)

Matlab :

close all

clear all

clc

%set system parameter

fs = 1000;    %The frequency of the local oscillator signal

Fs = 44100;   %sampling frequency

N =  24;         %Quantitative bits

L = 8192;

%Generating an input signal

t =0:1/Fs:(1/Fs)*(L-1);          %Generating the time series of sampling frequencies

sc =sin(2*pi*fs*t);        %a sinusoidal input signal that produces a random starting phase

%積分濾波器

b =1;

a =[1,-1];

sf=filter(b,a,sc);

基于FPGA的多級(jí)CIC濾波器如何實(shí)現(xiàn)四倍抽取一

圖6 積分器幅頻響應(yīng)特征

看完上述內(nèi)容是否對(duì)您有幫助呢?如果還想對(duì)相關(guān)知識(shí)有進(jìn)一步的了解或閱讀更多相關(guān)文章,請(qǐng)關(guān)注創(chuàng)新互聯(lián)行業(yè)資訊頻道,感謝您對(duì)創(chuàng)新互聯(lián)的支持。

網(wǎng)站欄目:基于FPGA的多級(jí)CIC濾波器如何實(shí)現(xiàn)四倍抽取一
標(biāo)題網(wǎng)址:http://muchs.cn/article44/gdsshe.html

成都網(wǎng)站建設(shè)公司_創(chuàng)新互聯(lián),為您提供定制網(wǎng)站、小程序開發(fā)、電子商務(wù)、網(wǎng)站策劃、網(wǎng)頁設(shè)計(jì)公司、網(wǎng)站營銷

廣告

聲明:本網(wǎng)站發(fā)布的內(nèi)容(圖片、視頻和文字)以用戶投稿、用戶轉(zhuǎn)載內(nèi)容為主,如果涉及侵權(quán)請(qǐng)盡快告知,我們將會(huì)在第一時(shí)間刪除。文章觀點(diǎn)不代表本網(wǎng)站立場,如需處理請(qǐng)聯(lián)系客服。電話:028-86922220;郵箱:631063699@qq.com。內(nèi)容未經(jīng)允許不得轉(zhuǎn)載,或轉(zhuǎn)載時(shí)需注明來源: 創(chuàng)新互聯(lián)

h5響應(yīng)式網(wǎng)站建設(shè)